Laporan Akhir Percobaan 1 M2


 


1. Jurnal [kembali]



Alat pada Percobaan

a.. Jumper
Gambar 1. Jumper

b.Panel DL 2203D 
c.Panel DL 2203C 
d.Panel DL 2203S

Gambar 2. Modul De Lorenzo

Bahan (proteus)

a. IC 7408 (JK filp flop)



Gambar 3. IC 74LS112


b. IC 7404

Gambar 4. IC 7404



b. Power DC

Gambar 6. Power DC

c. Switch (SW-SPDT)

Gambar 7. Switch


d. Logicprobe atau LED
Gambar 8. Logic Probe







4. Prinsip kerja [kembali]


Prinsip kerja dari rangkaian ini adalah sebagai berikut

untuk JK kita melihat ada beberapa inputan,dimana untuk inputan utamnya yaiyu RS JK dan clock. disini jika dari inputan RS nya ada salah satunya bekerja maka kita memamkai RS flifop dan iputan yang lainnya diabaikan sehingga untuk tabel kebenarannya kita memakai tabel kebenran RS fliflop. jika inputna RS nya mati makakita baru melihat apa saja inputannya pada JK flipflop. disini kita memakai table kebenrana JK flipflop sehingga untuk outputnya merupakan hasil dari inputannya. untuk perubahhnya disini kana berubah sesuai dengan clock pada inputan dari B3.

Selanjutnya pada D Flipflop dimana D flipflop sendiri meruakan inputan dari rangkaian, disini D dlipflop memiliki satu inputan D dan 2 lainnya merupakan RS sehingga jika salah satu RS ny aktif maka inutnan D ny diabaikan dan tabel kebenarannya sesuai dengan RS flip flop. jika RS nya mati maka untuk tabel kebenaran outputnya memakai D flip flop






6. Analisis [kembali]

1. Bagaimana jika B0 dan B1 sama sama diberi logika 0, apa yang terjadi pada rangkaian?

Jawab : 

Pada percobaan kita dapat melihat bahwa output yang keluar pada sistem menghasilkan nilai 1 dan 1 dimana ini adalah kondisi terlarang. Pada tabel kebenaran kita lihat untuk tabel kebenaran RS flipflop bernilai benar. hal ini disebabkan karena pada JK flip flop jika inputan R atau S aktif salah satu atau keduanya maka outputan yang lainnya dapat diabaikan. karena R dan S merupakan inputan yang diperhatikan  trlebih dahulu pada Flip Flop. 

 

2. Bagaimana jika B3 diputuskan/tidak dibubungkan pada rangkaian apa yang terjadi pada rangkaian?

Jawab: B3 merupakan inputan untuk clock, pada rangkaian jika clocknya tidak dihubungkan maka pada kondisi toggle kita tidak dapat melihat perbedaan outputan yang dihasilkan. jadi guna clk disini adalah untuk pembalik atau impuls pembail atau gelombang yang memberikan msa rise time dan fall time untuk menunjukakna perubahan output pada logika keluaran.

3. Jelaskan apa yang dimaksud kondisi toggle, kondisi not change, dan kondisi terlarang pada Flip-Flop!

Jawab:

a) Kondisi toggle merupakan  kondisi dimana saat inputan pada JK flip flop memiliki inputan berupa logika 1 dan 1 sehingga kondisini ini kana memablikkan hasil outputan dari outputan sebelumnya. misalnya outputan terakhirnya q=1 dan q'=0 maka dalam keadaan toggle saat clock berubah makan akan berganti menjadi q=0 dan q'=1 dan begitu seterusnya.

b) Kondisi not change merupakakn keaadana dimana saat inputan JK memiliki inputan sama sama 0 sehingga akan menhasilkan outputan yang tidak berubah dari output sebelumnya. misal outputnya yaitu 0 dan 1 maka untuk saat inputannya bernilai 0 dan 0 maka outputnya tetap 0 dan 1.

c)Kondisi Terlarang merupakan suatu kondisi pada RS Flip Flop dimana inputanya memiliki nilai sama sama 0 dimana ketika inputannya sama sama aktif pada R dan S akan menyebabkan kodisi terlarang sehingga outputannya akan bernilai 1 dan 1. ini tidak di perbolehkan dikarenakan untuk q dan q' memiliki sifat yang berkebalikan tidak di perbolehkan sama.



1. Donwload Simulasi Proteus 1 : Klik disini..
2. Download HTML : Klik disini..
3. Download Video  : Klik disini..
4. Download DataSheet JK flipflop: Klik disini..
5. Datasheet D flipflop  :Klik disini..
6. Datasheet Switch  :Klik disini..
7. Datasheet LED  :Klik disini..




















Tidak ada komentar:

Posting Komentar

 BAHAN PORESENTASI UNTUK MATAKULIAH KIMIA 2020 Kelompok 14 Bab 8. Hubungan Periodik Antar Unsur OLEH GERINANDA 2010953004 ...